Questa Sim 2020是一款仿真模擬軟件,是業(yè)界最先進(jìn)的HDL語(yǔ)言仿真器,是唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器,支持多種常規(guī)操作模式,包括GUI模式,命令行模式和批處理模式,方便您與Questa SIM交互。
questasim2020在業(yè)界中是一款備受好評(píng)及喜愛(ài)的HDL語(yǔ)言仿真器,提供了十分友好的調(diào)試環(huán)境,不僅是唯一的單核支持VHDL和Verilog混合仿真的仿真器,也是電子設(shè)計(jì)自動(dòng)化(EDA)的技術(shù)領(lǐng)導(dǎo)者,提供了全面的軟件和硬件設(shè)計(jì)解決方案,從而可以使公司更快,更好地開(kāi)發(fā)更優(yōu)質(zhì)的電子產(chǎn)品。同時(shí),該軟件可是功能強(qiáng)大的仿真工具,支持System C,Verillog,SystemVerilog以及VHDL等硬件描述語(yǔ)言,并questasim2020是Modelsim的加強(qiáng)版,不僅適用于最復(fù)雜的回歸套件的高性能多語(yǔ)言引擎,還能自由靈活的創(chuàng)建工作和資源庫(kù)、編譯設(shè)計(jì)、優(yōu)化設(shè)計(jì)、加載設(shè)計(jì)以進(jìn)行仿真、模擬設(shè)計(jì)以及進(jìn)行調(diào)試設(shè)計(jì)等各種流行的操作,并支持多種常規(guī)操作模式,包括GUI模式,命令行模式和批處理模式,從而更加好的滿足用戶的使用需求。
另外,mentor graphics questasim2020.1這個(gè)版本是mentor公司全新推出的一個(gè)版本,與上個(gè)版本相比該軟件可是進(jìn)行了許多的新升級(jí)和優(yōu)化,例如改進(jìn)了SystemVerilog性能、增強(qiáng)了VHDL性能默認(rèn)設(shè)置、覆蓋率數(shù)據(jù)庫(kù)、升級(jí)了SystemC 2.3.2支持和默認(rèn)設(shè)置、可視化工具調(diào)試高性能和大容量(VIS)等等,并所有的更新都只是為了可以給用戶們更好的使用體驗(yàn)感,從而即可擁有更高效工作效率,快速的制作出優(yōu)質(zhì)的電子產(chǎn)品。
1、將高性能和容量仿真與高級(jí)調(diào)試和功能覆蓋功能相結(jié)合,為Verilog,VHDL,SystemC和UPF等提供全面的本機(jī)支持。
2、通過(guò)非常積極的全球編譯以及VHDL和SystemVerilog的仿真優(yōu)化算法,實(shí)現(xiàn)了行業(yè)和容量的領(lǐng)先性能。
3、提供全面的,基于標(biāo)準(zhǔn)的ABV解決方案,從而提供SystemVerilog和屬性規(guī)范語(yǔ)言的選擇。
4、獲得了Questa驗(yàn)證庫(kù)(QVL),這是一個(gè)完整的SystemVerilog斷言檢查器和監(jiān)視庫(kù),可以很容易地采用ABV。
5、配備高性能,多語(yǔ)言引擎,適用于大多數(shù)復(fù)雜的回歸套件。
6、與Veloce平臺(tái)進(jìn)行高帶寬事務(wù)級(jí)集成,以實(shí)現(xiàn)顯著的模擬加速。
7、通過(guò)使用UPF獲得Power Aware Simulation的原生支持。
1、適用于最復(fù)雜的回歸套件的高性能多語(yǔ)言引擎
2、高效的高級(jí)驗(yàn)證解決方案,具有驗(yàn)證管理功能,可覆蓋大型復(fù)雜電子系統(tǒng)的覆蓋范圍
3、通過(guò)本機(jī)斷言和完整的多抽象和多語(yǔ)言調(diào)試環(huán)境(包括事務(wù)級(jí)調(diào)試),易于使用,快速調(diào)試
4、約束隨機(jī)刺激生成以自動(dòng)化測(cè)試開(kāi)發(fā)
5、具有OVM和UVM的本機(jī)高級(jí)SystemVerilog測(cè)試平臺(tái)功能與獨(dú)特的調(diào)試功能相結(jié)合,可簡(jiǎn)化高級(jí)測(cè)試平臺(tái)的開(kāi)發(fā)和調(diào)試
6、高帶寬事務(wù)級(jí)(TBX)與Veloce平臺(tái)的集成,可實(shí)現(xiàn)顯著的仿真加速
7、使用UPF對(duì)Power Aware Simulation進(jìn)行原生支持
8、多核仿真,支持所有設(shè)計(jì)語(yǔ)言和構(gòu)造,并自動(dòng)或手動(dòng)分區(qū)設(shè)計(jì)以并行運(yùn)行,同時(shí)維護(hù)單個(gè)數(shù)據(jù)庫(kù)以進(jìn)行調(diào)試和覆蓋
1、改進(jìn)了SystemVerilog性能,語(yǔ)法支持,擴(kuò)展
2、改進(jìn)的VHDL性能默認(rèn)值
3、改進(jìn)的SystemC 2.3.2支持和默認(rèn)
4、Visualizer調(diào)試高性能和高容量(VIS)
5、覆蓋率-自適應(yīng)排除,多位表達(dá)式,F(xiàn)SM,切換改進(jìn)
6、覆蓋范圍-現(xiàn)在默認(rèn)使用10.7x的新報(bào)告開(kāi)關(guān)
7、不再支持舊版-novopt選項(xiàng)
8、可視化工具調(diào)試高性能和大容量(VIS)
關(guān)于騰牛 | 聯(lián)系方式 | 發(fā)展歷程 | 版權(quán)聲明 | 下載幫助(?) | 廣告聯(lián)系 | 網(wǎng)站地圖 | 友情鏈接
Copyright 2005-2024 QQTN.com 【騰牛網(wǎng)】 版權(quán)所有 鄂ICP備2022005668號(hào)-1 | 鄂公網(wǎng)安備 42011102000260號(hào)
聲明:本站非騰訊QQ官方網(wǎng)站 所有軟件和文章來(lái)自互聯(lián)網(wǎng) 如有異議 請(qǐng)與本站聯(lián)系 本站為非贏利性網(wǎng)站 不接受任何贊助和廣告